![]()
2026年4月30日,JEDEC宣布,其JC-40(逻辑)与JC-45(DRAM模块)委员会在DDR5内存标准领域取得多项突破性进展。
具体主要进展如下:
1、已正式发布新一代DDR5多路复用秩数据缓冲器(MDB)标准(JESD82-552《DDR5MDB02》);2、多路复用秩寄存时钟驱动器(MRCD)标准(JESD82-542《DDR5MRCD02》)即将面向全球发布;3、DDR5多路复用秩DIMM(MRDIMM)Gen2模块标准制定已进入收尾阶段,即将完成。同时,更高带宽的Gen2裸卡设计及Gen3发展路线图正在积极推进中。
目前已正式发布的JESD82-552《DDR5MDB02 多路复用秩数据缓冲器》标准,定义了多路复用秩DIMM架构下的新一代数据缓冲功能,为模块带宽的持续提升提供了坚实的信号完整性保障。其核心功能是通过双数据接口实现双Rank数据的高效缓冲与传输,从而实现带宽翻倍。
JESD82-542《DDR5MRCD02 多路复用秩寄存时钟驱动器》标准预计将于近期正式发布,该标准旨在进一步提升DDR5 MRDIMM模块的信号完整性与时序控制能力,与已发布的JESD82-552标准协同互补,共同支撑MRDIMM“1颗MRCD+10颗MDB”的核心架构。
由C-45委员会主导的MRDIMM Gen2模块标准已接近完成,将为下一代高性能计算、AI及云计算平台提供更高带宽、更优系统效率的内存模块核心解决方案,可高效适配数据密集型场景的内存需求。
与此同时,JC-45委员会正积极推进第二代DDR5 MRDIMM Gen2裸卡设计,目标工作速率将达到12,800 MT/s,较现役主流MRDIMM实现大幅提升。此外,委员会已同步启动MRDIMM Gen3模块标准的制定工作,其底层内存接口逻辑已接近最终确定,目标速率预计将进一步提升至17,600 MT/s。
JEDEC最后强调指出,相关标准在制定过程及正式发布后均可能发生变化,甚至可能被JEDEC董事会否决或发生某些调整变化,并不一定是最终版本。
总的来看,JEDEC此次围绕DDR5 MRDIMM 的一系列标准更新与路线图推进,清晰勾勒出内存技术向更高带宽、更优能效加速演进的路径。这些进展不仅将为下一代 AI 训练、高性能计算及云计算平台释放更强的内存吞吐能力,也将进一步巩固DDR5生态在高性能服务器领域的核心地位,为数据密集型应用持续突破内存带宽瓶颈铺平道路。
小编将在第一时间分享更多相关最新动态和爆料,敬请关注。
特别声明:以上内容(如有图片或视频亦包括在内)为自媒体平台“网易号”用户上传并发布,本平台仅提供信息存储服务。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.